Главная Файловый архив Карта сайта О сайте

Старые книги

 
Вы можете сообщить о нерабочей ссылке или опечатке. Выделите нерабочую ссылку или текст, нажмите Shift + Enter и отправьте уведомление.

Все ссылки на книги и журналы, представлены на этом сайте, исключительно для ознакомления, авторские права на эти публикации принадлежат авторам книг и издательствам журналов!

Главная >> Цифровая техника >> Расширение микропроцессорных систем
Расширение микропроцессорных системПечать
22.01.2010
Название: Расширение микропроцессорных систем
Автор: Коффрон Дж., Лонг В.
Издательство: Машиностроение
Год: 1987
Страниц: 320
Формат: DjVu
Размер: 5.37 Mb
Качество: хорошее
Язык: русский


В книге американских авторов детально проанализированы особенности архитектуры и функционирования микропроцессорных систем, необходимые для организации интерфейса с ОЗУ, ПЗУ и другими внешними устройствами, включая семисегментный индикатор, АЦП и ЦАП. Основное внимание уделено описанию особенностей технических средств и способов их применения при расширении микропроцессорных систем
Для инженерно-технических работников, занимающихся проектированием и эксплуатацией микропроцессорных средств.

ОГЛАВЛЕНИЕ:
Список сокращений
Предисловие
Глава 1. Архитектура технических средств интерфейса
1.1. Архитектура системы с тремя шинами
1.2. Реализация архитектуры системы с тремя шинами
1.3. Система с тремя шинами на основе микропроцессора 8085
1.4. Система с тремя шинами на основе микропроцессора Z80
Глава 2. Организация интерфейса микропроцессорных систем с ПЗУ и статическими ОЗУ
2.1. Потоки данных, передаваемых при обращении к памяти
2.2. Передача адреса и буферированных данных из ПЗУ
2.3. Передача небуферированных данных из ПЗУ
2.4. Структура ПЗУ информационной емкостью 4Кx8
2.5. Передача данных при использовании статических ОЗУ с раздельными линиями ввода и вывода данных
2.6. Передача данных в ОЗУ с общим вводом-выводом данных
2.7. Временная диаграмма обращения к памяти
Глава 3. Общие принципы организации интерфейса микропроцессора с устройствами ввода-вывода данных
3.1. Адресуемый порт
3.2. Коммутируемый порт ввода-вывода данных
3.3. Линейный выбор устройства ввода-вывода
3.4. Распределение адресного пространства
3.5. Передача данных между центральным процессором и устройствами ввода вывода данных
Глава 4. Статические электрические параметры нагруженной шины
4.1. Структура ТТЛ ИС
4.2. Параметры и спецификации цифровых ИС
4.3. Нагрузка шины адреса
4.4. Нагрузка, создаваемая внешними устройствами шины данных
Глава 5. Организация интерфейса микропроцессора с динамическими ОЗУ
5.1. Структура динамических ОЗУ
5 2. Мультиплексирование входов адреса
5.3. Запись и считывание данных из ОЗУ
5.4. Регенерация динамического ОЗУ
5.5. Сопряжение динамического ОЗУ с микропроцессором Z80
5.6. Структура динамического ОЗУ
5.7. Динамическое ОЗУ информационной емкостью 8Кx5
Глава 6. Организация интерфейса со схемами КМОП и ЭСЛ серий
6.1. Логическая серия КМОП ИС
6.2. Организация интерфейса между устройствами на основе ТТЛ ИС и устройствами на основе КМОП ИС
6.3. Эмиттерно-связанная логика
6.4. Интерфейсировапие ТТЛ и ЭСЛ ИС
Глава 7. Организация интерфейса и управления сканируемым семисегментиым индикатором
7.1. Семисегментный символ
7.2. Программы сканирования индикатора
7.3. Запуск программы
7.4. Организация интерфейса с индикаторами с общим анодом
Глава 8. Организация интерфейса со схемами, работающими с сигналами не ТТЛ уровней
8.1. Формирование положительных и отрицательных импульсов
8.2. Ввод нестандартных (не ТТЛ) сигналов
8.3. Оптоэлектронные пары
8.4. Использование оптических изоляторов при организации интерфейса с микропроцессором.
Глава 9. Цифроаналоговое преобразование
9.1. Принципы цифроаналогового преобразования
9.2. ЦАП с токовым выходом
9.3. Преобразование ток — напряжение
9.4. Увеличение выходного тока схемы
9.5. Разрешение ЦАП
9.6. Соединение ЦАП с микропроцессорной системой
Глава 10. Аналого-цифровое преобразование
10.1. Принципы аналого-цифрового преобразования
10.2. Конструирование недорогого АЦП
10.3. Выполнение аналого-цифрового преобразования с помощью одной схемы
Глава 11. Интерфейсирование устройств ввода-вывода с персональной ЭВМ TRS-80 MODEL
11.1. Двунаправленная шина данных ЭВМ TRS-80 и управление тремя ее состояниями
11.2. Шина управления ЭВМ TRS-80 и управление тремя ее состояниями
11.3. Универсальная схема ввода-вывода
11.4. Организация интерфейса со схемой ввода-вывода данных
Глава 12. Организация интерфейса с программируемой ИС ввода-вывода 8255
12.1. ИС 8255
12.2. Логические схемы выбора порта
12.3. Функциональное назначение выводов схемы 8255
12.4. Схемы интерфейса портов ИС 8255
12.5. Применение двунаправленного буфера шины данных
12.6. Программа управления схемой 8255
Глава 13. Организация интерфейса с шиной 5-100
13.1. Назначение контактов шины 5-100
13.2. Формирование системных сигналов управления
13.3. Состав шины 5-100
13.4. Организация интерфейса шины 5-100 с внешними устройствами
Глава 14. Последовательный интерфейс с ЭВМ
14.1. Последовательный интерфейс
14.2. Биты «старт», «стоп» и «паритет»
14.4. Преобразование уровней сигналов в соответствии со стандартом RS-232
14.5. Прием соответствующих стандарту RS-232 сигналов
14.6. Программы управления схемой 8251
Глава 15. Клавиатурные видеотерминалы. Организация интерфейса с телевизором
15.1. Структура КВТ
15.2. Организация интерфейса с телевизором
15.3. Формирование синхроимпульсов горизонтальной развертки и импульсов гашения горизонтальной развертки обратного хода луча с помощью цифровых схем
15.4. Формирование импульсов гашения вертикальной развертки обратного хода луча и вертикальных синхроимпульсов с помощью цифровых схем
15.5. Видеосигнал
15.6. Проверка композитного видеосигнала
Глава 16. Клавиатурные видеотерминалы. Применение генераторов знаков
16.1. Генерация одного символа
16.2. Дисплей с полным экраном
16.3. Горизонтальная синхронизация. Счетчик RS0—RS3
16.4. Форматирование экрана дисплея
16.5. Электронные схемы видеотерминалов

Скачать Расширение микропроцессорных систем, с:

DepositFiles.com                Turbobit.net